Simple improvement stage for low voltage WTA and rank order circuits

Jesus E. Molinar-Solis, Rodolfo Garcia-Lozano, Alejandra Morales-Ramirez, Jaime Ramirez-Angulo

Producción científica: Capítulo del libro/informe/acta de congresoContribución a la conferenciarevisión exhaustiva

3 Citas (Scopus)

Resumen

A simple improvement to Lazzaro's Winner Take All (WTA) circuit is introduced. It allows lowering the voltage supply requirements so that it can be functional in fine line CMOS technology. A low voltage Rank Order Filter is derived from the WTA using current starving techniques. Electrical measurements of a prototype in CMOS 0.5m technology verify the operation of the WTA circuit with VDD = 1.5V. Simulations in PSpice show the functionality of a Rank Order Circuit using the same principle.

Idioma originalInglés
Título de la publicación alojada2011 IEEE International Symposium of Circuits and Systems, ISCAS 2011
Páginas885-888
Número de páginas4
DOI
EstadoPublicada - 2011
Publicado de forma externa
Evento2011 IEEE International Symposium of Circuits and Systems, ISCAS 2011 - Rio de Janeiro, Brasil
Duración: 15 may. 201118 may. 2011

Serie de la publicación

NombreProceedings - IEEE International Symposium on Circuits and Systems
ISSN (versión impresa)0271-4310

Conferencia

Conferencia2011 IEEE International Symposium of Circuits and Systems, ISCAS 2011
País/TerritorioBrasil
CiudadRio de Janeiro
Período15/05/1118/05/11

Huella

Profundice en los temas de investigación de 'Simple improvement stage for low voltage WTA and rank order circuits'. En conjunto forman una huella única.

Citar esto